澜起科技昨日公众号消息:继时钟发生器芯片成功量产后,公司旗下时钟缓冲器和展频振荡器产品已正式进入客户送样阶段。
但许多人可能不知道,澜起科技的时钟缓冲器和展频振荡器技术代表了国内最高水平。
1. 时钟缓冲器(Clock Buffer)的技术优势
•高精度与低抖动(Jitter): 澜起科技的时钟缓冲器在时序精度和相位噪声控制上达到国际主流水平,尤其在数据中心、高性能计算(HPC)等场景中,能够满足PCIe 5.0/6.0、DDR5等高速接口的严苛要求。例如,其DDR5时钟缓冲器支持高达6400 Mbps的数据速率,且抖动性能(如RMS jitter <100 fs)与国际大厂(如TI、IDT)相当。
•多通道与低功耗设计: 通过创新的电路设计和工艺优化(如先进FinFET工艺),澜起实现了多通道(如1:10分配)时钟分发的同时保持低功耗,这在服务器和存储系统中至关重要。
•自主IP与专利: 公司在时钟树综合(Clock Tree Synthesis)和信号完整性(SI)方面积累了大量自主IP,部分技术已通过国际专利布局。
2. 展频振荡器(SSCG)的核心技术
•抑制能力: 展频振荡器通过调制时钟频率(通常0.5%至2%)降低电磁干扰(EMI),澜起的SSCG在调制精度和频谱平坦度上表现优异,可帮助客户通过FCC、CE等认证。
•灵活的可编程性: 支持动态调整展频范围和调制波形(如三角波、Hershey Kiss波形),适配不同应用场景(如消费电子、汽车电子)。
•低功耗与高稳定性: 采用独特的锁相环(PLL)架构和温度补偿技术,在宽温范围内(-40℃~125℃)保持频率稳定性,符合工业级和车规要求。
3. 国内技术绝对领先
•填补国产空白: 在高端时钟芯片领域,澜起是少数能与国际巨头(如瑞萨、Skyworks)竞争的中国企业,其DDR5时钟缓冲器已进入全球主流服务器供应链(如英特尔、AMD平台认证)。
•研发投入与生态协同: 澜起每年研发投入占比超20%,并与中芯国际、台积电等代工厂合作优化工艺。其产品与国产CPU(如海光、飞腾)和服务器厂商(如浪潮、新华三)深度适配,形成本土化生态优势。
•标准制定参与: 澜起是JEDEC DDR5标准制定成员之一,在时钟架构定义中拥有话语权,进一步巩固技术壁垒。
4. 与国际龙头的对比
优势: 性价比高、本地化服务响应快,在DDR5细分市场已实现份额反超(如市占率超30%)。
差距: 在超高频(如112G SerDes以上)时钟芯片和车规级全场景覆盖上,仍需追赶TI、ADI等国际厂商。
总之: 澜起科技的时钟缓冲器和展频振荡器技术代表了国内最高水平,尤其在服务器内存接口芯片领域已具备全球竞争力。未来,随着AI/5G驱动对高精度时序需求的爆发,澜起有望在更多高端场景突破国际垄断。
最后,我想说,总有一天,在半导体复苏的前提下,澜起科技将带领大A存储行业 展开一轮波澜壮阔的行情。